当前位置:首页>维修大全>综合>

D触发器方法与原理分析(d触发器分频的原理)

D触发器方法与原理分析(d触发器分频的原理)

更新时间:2024-03-29 04:50:36

D触发器方法与原理分析

D触发器的方法及原理分析:

触发器有很多种类,这里主要论述D触发器。D触发器是CMOS数字集成电路单元中时序逻辑电路中的重要组成部分之一,学习D触发器具有十分重要的意义,可以帮助了解数字集成电路的单元。 

D触发器属于时钟控制触发器,一般而言,时钟控制的触发器可以分成三大类: 第一类时钟控制触发器要求时钟信号的脉冲宽度小于触发器的传输延迟,即,时钟信号先为高,接着必须在触发器的输出状态改变之前变为低。 

第二类时钟控制触发器的特点是,时钟信号为高电平时触发器改变输出状态,通常称这种触发器为电平敏感触发器(锁存器Latch)。 

第三类触发器的特点是边沿触发,时钟信号的上升/下降沿会使触发器改变输出状态(寄存器Register)。

更多栏目